需要答案請(qǐng)加QQ:296856541 微信:aopopengzs
可做奧鵬全部院校在線作業(yè)、離線作業(yè)、畢業(yè)論文
福師《計(jì)算機(jī)原理與接口技術(shù)》在線作業(yè)一-0003
試卷總分:100 得分:100
一、單選題 (共 30 道試題,共 60 分)
1.以下的( )不能支持?jǐn)?shù)值處理。
A.算術(shù)運(yùn)算類指令
B.移位操作類指令
C.字符串處理類指令
D.輸入輸出類指令第二部分非選擇題
2.DMA傳送控制的周期挪用法一般適用于( )的情況。
A.I/O設(shè)備讀寫周期大于內(nèi)存存儲(chǔ)周期
B.CPU工作周期比內(nèi)存周期長(zhǎng)很多
C.I/O設(shè)備讀寫周期小于內(nèi)存存儲(chǔ)周期
D.CPU工作周期比內(nèi)存存儲(chǔ)周期小很多
3.在 MODEM 之間進(jìn)行傳送的信號(hào)是(?。┬盘?hào)。
A.二進(jìn)制數(shù)字
B.模擬
C.隨機(jī)
D.離散
4.一條指令從主存取出到執(zhí)行完成所需的CPU周期至少( )。
A.一個(gè)
B.二個(gè)
C.三個(gè)
D.四個(gè)
5.EPROM是指( ) 。
A.隨機(jī)讀寫存儲(chǔ)器
B.只讀存儲(chǔ)器
C.可編程只讀存儲(chǔ)器
D.紫外光可擦除可編程只讀存儲(chǔ)器
6.微程序控制器中,機(jī)器指令與微指令的關(guān)系是( )
A.每條機(jī)器指令由一段用微指令編成的微程序來(lái)解釋執(zhí)行
B.一條微指令由若干條機(jī)器指令組成
C.每條機(jī)器指令由一條微指令來(lái)執(zhí)行
D.一段機(jī)器指令組成的程序可由一條微指令來(lái)執(zhí)行
7.以下敘述正確的是( )
A.漢字機(jī)內(nèi)碼用一個(gè)字節(jié)表示一個(gè)漢字
B.漢字的輸入碼用于計(jì)算機(jī)中存儲(chǔ)、交換漢字信息
C.奇偶校驗(yàn)碼能發(fā)現(xiàn)并糾正數(shù)據(jù)代碼中一位出錯(cuò)
D.海明碼能發(fā)現(xiàn)并糾正數(shù)據(jù)代碼中一位出錯(cuò)
8.可編程的只讀存儲(chǔ)器( )
A.不一定可以改寫
B.一定可以改寫
C.一定不可以改寫
D.以上都不對(duì)
9.如指令中的地址碼就是操作數(shù),那么這種尋址方式稱為( )。
A.立即尋址
B.直接尋址
C.間接尋址
D.寄存器尋址
10.在I/O系統(tǒng)中,不設(shè)置輸入輸出指令就可實(shí)現(xiàn)對(duì)外圍設(shè)備的數(shù)據(jù)傳送操作,是因?yàn)槠洳捎昧? )
A.隱式編址方式
B.單獨(dú)編址方式
C.與內(nèi)存統(tǒng)一編址方式
D.與通用寄存器一起編址方式
11.在 CPU 的主要寄存器里,為了保證程序能夠連續(xù)地執(zhí)行下去的寄存器是( ?。?。
A.PC
B.IR
C.DR
D.AC
12.邏輯式A+AB的最簡(jiǎn)式為( )。
A.A
B.AB
C.A+B
D.以上都不對(duì)
13.虛擬存儲(chǔ)器與一般的主存、輔存系統(tǒng)的本質(zhì)區(qū)別之一是( )。
A.虛擬存儲(chǔ)器允許程序設(shè)計(jì)人員使用比主存容量大得多的地址空間,而且不必用編程方法來(lái)進(jìn)行虛實(shí)地址的變換
B.虛擬存儲(chǔ)器允許程序設(shè)計(jì)人員使用比主存容量大得多的地址空間,但是編程時(shí)必須用變址器尋址或基址尋址方式對(duì)虛實(shí)地址進(jìn)行變換
C.實(shí)現(xiàn)虛擬存儲(chǔ)器不需要進(jìn)行虛實(shí)地址的變換
D.若使用虛擬存儲(chǔ)器的話,編程人員必須對(duì)主輔存的存儲(chǔ)空間進(jìn)行分配
14.漢字在計(jì)算機(jī)內(nèi)部存儲(chǔ)、傳輸、檢索的代碼稱為( ?。?/p>
A.輸入碼
B.漢字字形碼
C.漢字內(nèi)部碼
D.漢字交換碼
15.下列說(shuō)法正確的是( )
A.半導(dǎo)體RAM信息可讀可寫,且斷電后仍能保持記憶
B.半導(dǎo)體RAM屬易失性存儲(chǔ)器,而靜態(tài)RAM的存儲(chǔ)信息是不易失的
C.靜態(tài)RAM、動(dòng)態(tài)RAM都屬易失性存儲(chǔ)器,前者在電源不掉時(shí),不易失
D.靜態(tài)RAM不用刷新,且集成度比動(dòng)態(tài)RAM高,所以計(jì)算機(jī)系統(tǒng)上常使用它
16.在2進(jìn)制浮點(diǎn)數(shù)中,為保持真值不變,小數(shù)點(diǎn)向右移2位,階碼要( )
A.加1
B.減1
C.加2
D.減2
17.一條機(jī)器指令的功能一般對(duì)應(yīng)于( )
A.一段微程序
B.一條微指令
C.一條微命令
D.一個(gè)微操作
18.存儲(chǔ)器的字線是( )。
A.存儲(chǔ)體與讀寫電路連接的數(shù)據(jù)線。它們通過(guò)讀寫電路傳送或接收數(shù)據(jù)寄存器的信息。一個(gè)數(shù)據(jù)寄存器的位數(shù)正好是機(jī)器字長(zhǎng),故稱為字線
B.存儲(chǔ)器的數(shù)據(jù)線。其線數(shù)正好與數(shù)據(jù)寄存器的位數(shù)相對(duì)應(yīng)
C.經(jīng)地址譯碼器譯碼之后的存儲(chǔ)單元的地址線
D.以上三種說(shuō)法都不對(duì)
19.下面關(guān)于Cache的敘述,錯(cuò)誤的是( )
A.高速緩沖存儲(chǔ)器簡(jiǎn)稱Cache
B.Cache處于主存與CPU之間
C.程序訪問(wèn)的局部性為Cache的引入提供了理論依據(jù)
D.Cache的速度遠(yuǎn)比CPU的速度慢
20.一家三口,每人一把鑰匙,任何一個(gè)都可以把門打開。設(shè)三人為A、B、C,則門可開啟F(=1)的邏輯表達(dá)式為( )。
A.F=ABC
B.F=A+B+C
C.F=ABC補(bǔ)
D.F=(A+B+C)補(bǔ)
21.一條指令從主存取出到執(zhí)行完成所需的CPU周期至少( )
A.一個(gè)
B.二個(gè)
C.三個(gè)
D.四個(gè)
22.在8421碼表示的二進(jìn)制數(shù)中,代碼1001表示( )。
A.3
B.6
C.9
D.1
23.二級(jí)存儲(chǔ)體系是由(?。┯袡C(jī)地組成一整體。
A.Cache 與寄存器組
B.Cache 與輔存
C.主存與輔存
D.Cache 與外存
24.以下可使用特權(quán)指令的是( )
A.硬件設(shè)計(jì)人員
B.最終用戶
C.應(yīng)用程序
D.系統(tǒng)軟件
25.下列不能做輸出的是( )
A.磁帶機(jī)
B.顯示器
C.光學(xué)字符閱讀機(jī)
D.打印機(jī)
26.在堆棧數(shù)據(jù)結(jié)構(gòu)及堆棧存儲(chǔ)結(jié)構(gòu)的計(jì)算機(jī)中,所需的操作數(shù)默認(rèn)在堆棧內(nèi),因此,入棧和出棧操作常用( )
A.零地址指令格式
B.一地址指令格式
C.二地址指令格式
D.三地址指令格式
27.兩個(gè)n位數(shù)(包括1位符號(hào)位)相乘,乘積一般為2n-2位。一個(gè)采用原碼一位乘法實(shí)現(xiàn)這兩個(gè)數(shù)相乘的運(yùn)算器,其加法器的位數(shù)一般為( )
A.2n位
B.2n-2位
C.n位
D.n+2位
28.CPU不能直接訪問(wèn)的是( )
A.RAM
B.ROM
C.內(nèi)存
D.外存
29.I/O接口的中斷屏蔽觸發(fā)器的作用是:當(dāng)該位觸發(fā)器的狀態(tài)為“1”時(shí),則表示
A.不允許CPU受理其他接口的中斷請(qǐng)求信號(hào)
B.屏蔽了所有的接口的中斷請(qǐng)求信號(hào)
C.不受理此對(duì)應(yīng)接口的中斷請(qǐng)求信號(hào)
D.受理所有接口的中斷請(qǐng)求
30.計(jì)算機(jī)語(yǔ)言有許多種,其中與硬件直接相關(guān)的是( )。
A.網(wǎng)絡(luò)語(yǔ)言
B.操作系統(tǒng)
C.機(jī)器語(yǔ)言
D.高級(jí)語(yǔ)言
二、多選題 (共 10 道試題,共 20 分)
31.在一地址格式的指令中,下列( )是不正確的。
A.僅有一個(gè)操作數(shù),其地址由指令的地址碼提供;
B.可能有一個(gè)操作數(shù),也可能有兩個(gè)操作數(shù);
C.一定有兩個(gè)操作數(shù),另一個(gè)是隱含的;
D.指令的地址碼字段存放的一定是操作碼。
32.主機(jī)與設(shè)備傳送數(shù)據(jù)時(shí),采用( ),主機(jī)與設(shè)備是非串行工作的。
A.程序查詢方式;
B.中斷方式;
C.DMA方式;
D.通道。
33.I/O與主機(jī)交換信息的方式中,中斷方式的特點(diǎn)是( )。
A.CPU與設(shè)備串行工作;
B.CPU與設(shè)備并行工作;
C.傳送與主程序串行工作;
D.傳送與主程序并行工作。
34.常用的虛擬存儲(chǔ)系統(tǒng)由( )兩級(jí)存儲(chǔ)器組成,其中輔存是大容量的磁表面存儲(chǔ)器。
A.主存
B.輔存
C.cache
D.通用寄存器
35.當(dāng)前的CPU由( )組成。
A.控制器
B.cache
C.運(yùn)算器
D.主存
36.I/O和CPU之間不論是采用串行傳送還是并行傳送,它們之間的聯(lián)絡(luò)方式(定時(shí)方式)可分為 ( )三種。
A.立即響應(yīng)
B.異步定時(shí)
C.同步定時(shí)
D.異步響應(yīng)
37.在DMA方式中,CPU和 DMA控制器通常采用三種方法來(lái)分時(shí)使用主存,它們是( ) 。
A.停止 CPU訪問(wèn)主存
B.周期挪用
C.DMA和CPU交替訪問(wèn)主存
D.中斷
38.水平型微指令的特點(diǎn)不包括( )。
A.一次可以完成多個(gè)操作;
B.微指令的操作控制字段不進(jìn)行編碼;
C.微指令的格式簡(jiǎn)短;
D.微指令的格式較長(zhǎng)。
39.若采用硬件向量法形成中斷服務(wù)程序的入口地址,則CPU在中斷周期需完成( )。
A.保護(hù)程序斷點(diǎn)
B.硬件關(guān)中斷
C.向量地址送至 PC
D.PC+1
40.下列敘述中( )是不正確的。
A.控制器產(chǎn)生的所有控制信號(hào)稱為微指令;
B.微程序控制器比硬連線控制器更加靈活;
C.微處理器的程序稱為微程序;
D.指令就是微指令。
三、判斷題 (共 10 道試題,共 20 分)
41.Pentium系統(tǒng)的段寄存器為32位寄存器。
42.在Pentium微處理機(jī)的指令指針寄存器EIP內(nèi)存放著下一條要執(zhí)行的指令
43.Pentium在進(jìn)行分頁(yè)轉(zhuǎn)換中,頁(yè)目錄項(xiàng)的高20位頁(yè)框地址是與物理存儲(chǔ)器中的物理頁(yè)是相對(duì)應(yīng)的
44.Pentium段描述符是由8個(gè)字節(jié)共64個(gè)二進(jìn)制位組成。
45.Pentium數(shù)據(jù)寄存器可以存放8、16、32位二進(jìn)制數(shù)據(jù)。
46.在全局描述符表 GDT(Global Descriptor Table)中存放供所有程序共用的段描述符
47.Pentium處理機(jī)是32位微處理機(jī),因此其內(nèi)部數(shù)據(jù)總線是32位的
48.系統(tǒng)地址寄存器只能在保護(hù)方式下使用,所以又稱其為保護(hù)方式寄存器
49.運(yùn)算器是存儲(chǔ)信息的部件,是寄存器的一種。
50.Pentium的V流水線和U流水線都可執(zhí)行任何指令

