22秋學期(高起本1709-1803、全層次1809-2103)《計算機原理》在線作業(yè)-00003
試卷總分:100 得分:100
一、單選題 (共 30 道試題,共 60 分)
1.14、某計算機有五級中斷L4~L0,中斷屏蔽字為M4M3M2M1M0,Mi 表示對Li 級中斷進行屏蔽。若中斷響應(yīng)優(yōu)先級從高到低順序是L0→L1→L2→L3→L4,且要求中斷處理優(yōu)先級從高到低的順序是L4→L0→L2→L1→L3,則L1 的中斷處理程序中設(shè)置中斷屏蔽字是()
A.11110
B.01101
C.00011
D.01010
2.在采用DMA方式的I/O系統(tǒng)中,其基本思想是在以下部件或設(shè)備之間建立直接的數(shù)據(jù) 通路,這指的是()
A.CPU與外圍設(shè)備
B.主存與外圍設(shè)備
C.外設(shè)與外設(shè)
D.CPU與主存
3.39、下列不會引起流水線阻塞的是()
A.數(shù)據(jù)旁路
B.數(shù)據(jù)相關(guān)
C.條件轉(zhuǎn)移
D.資源沖突
4.5、鼠標適合用()方式實現(xiàn)輸入操作
A.程序查詢
B.程序中斷
C.DMA
D.通道
5.17、采用相對尋址方式的轉(zhuǎn)移指令占兩個字節(jié),第一字節(jié)是操作碼,第二字節(jié)是相對位移量(用補碼表示)。每次CPU 從存儲器取出一個字節(jié),并自動完成(PC)+1→PC。假設(shè)執(zhí)行到該轉(zhuǎn)移指令時PC 的內(nèi)容為2003H,要求轉(zhuǎn)移到200AH 地址,則該轉(zhuǎn)移指令第二字節(jié)的內(nèi)容應(yīng)為()
A.05H
B.08H
C.F8H
D.F5H
6.[x]補=11011100B,則x的真值為()
A.-36D
B.92D
C.-28D
D.5CH
7.5、CPU 中的通用寄存器()
A.只能存放數(shù)據(jù),不能存放地址
B.可以存放數(shù)據(jù)和地址
C.既不能存放數(shù)據(jù),也不能存放地址
D.可以存放數(shù)據(jù)和地址,還可以替代指令寄存器
8.3、以下()表示法主要用來表示浮點數(shù)中的階碼
A.原碼
B.補碼
C.反碼
D.移碼
9.下列第()條是合法的訪問I/O端口指令。
A.IN AL,100H
B.IN AL,BX
C.IN AL,BL
D.IN AL,DX
10.36、用1 位奇偶校驗能檢測出1 位主存錯誤的百分比是()
A.0%
B.25%
C.50%
D.100%
11.13、打印機的分類方法很多,若從打字原理上來分,可分為()
A.擊打式和非擊打式
B.串行式和并行式
C.點陣式和活字式
D.英文和中文打印機
12.18、采用同步控制的目的是()
A.提高執(zhí)行速度
B.簡化控制時序
C.滿足不同操作對時間安排的需要
D.滿足不同設(shè)備對時間安排的需要
13.30、計算機內(nèi)的減法是用()來實現(xiàn)的
A.將被減數(shù)加到減數(shù)上
B.從被減數(shù)中減去減數(shù)
C.補數(shù)的相加
D.從減數(shù)中減去被減數(shù)
14.在主機與外圍設(shè)備進行數(shù)據(jù)交換時,為解決兩者之間的同步與協(xié)調(diào)、數(shù)據(jù)格式轉(zhuǎn)換等問題,必須要引入()。
A.數(shù)據(jù)緩沖寄存器
B.I/O總線
C.I/O接口
D.串并移位器
15.在DMA控制器8237控制下進行“寫傳送”時,8237需先后向I/O接口和存儲器發(fā)出的控制信號是( )。
A.{圖}{圖}
B.{圖}{圖}
C.{圖}{圖}
D.{圖}{圖}
16.使用DOS功能調(diào)用時,子程序編號應(yīng)放在()寄存器中。
A.AL
B.AH
C.AX
D.任意指定
17.31、以下各項中,()是同步傳輸?shù)奶攸c
A.需要應(yīng)答信號
B.各部件的存取時間比較接近
C.總線長度較長
D.總線周期長度可變
18.33、計算機主頻的周期是指()
A.指令周期
B.時鐘周期
C.CPU 周期
D.存取周期
19.指令是()
A.發(fā)給計算機的一個個操作命令
B.通常用于構(gòu)成主存的集成電路
C.計算機中的一個部件
D.完成操作功能的硬件
20.11、16 片2K×4 位的存儲器可以設(shè)計為()存儲容量的16 位存儲器
A.16K
B.32K
C.8K
D.2K
21.33、異步控制方式常用()作為其主要控制方式
A.在單總線結(jié)構(gòu)計算機中訪問主存和外圍設(shè)備時
B.微型機的CPU 控制中
C.組合邏輯控制的CPU 中
D.微程序控制器中
22.31、程序查詢方式、中斷方式和DMA 方式的優(yōu)先級排列次序為()
A.程序查詢方式、中斷方式、DMA 方式
B.中斷方式、程序查詢方式、DMA 方式
C.DMA 方式、程序查詢方式、中斷方式
D.DMA 方式、中斷方式、程序查詢方式
23.18、假設(shè)某條指令的一個操作數(shù)采用變址尋址方式,變址寄存器的內(nèi)容為8H,指令中給出的形式地址為1200H,地址為1200H 的內(nèi)存單元中內(nèi)容為12FCH,地址為12FCH 的內(nèi)存單元的內(nèi)容為38B8H,則該操作數(shù)的有效地址為()
A.1200H
B.1208H
C.12FCH
D.38B8H
24.14、和外存儲器相比,內(nèi)存儲器的特點是()
A.容量大、速度快、成本低
B.容量大、速度慢、成本高
C.容量小、速度快、成本高
D.容量小、速度快、成本低
25.假設(shè)VAR為變量,指令MOV BX,OFFSET VAR源操作數(shù)的尋址方式是()。
A.直接尋址
B.間接尋址
C.立即數(shù)尋址
D.存貯器尋址
26.21、從取指令開始到指令執(zhí)行完成所需的時間,稱之為()
A.時鐘周期
B.機器周期
C.訪存周期
D.指令周期
27.7、設(shè)某浮點數(shù)共12 位,其中階碼含1 位符號共4 位,以2 為底,補碼表示;尾數(shù)含1位符號共8 位,補碼表示,規(guī)格化,則能表示的最大正數(shù)是()
A.27
B.28
C.28-1
D.27-1
28.12、設(shè)CPU 地址總線有24 根,數(shù)據(jù)總線有32 根,用512K×8 位的RAM 芯片構(gòu)成該機的主存儲器,則該機主存最多需要()片這樣的存儲芯片。
A.256
B.512
C.64
D.128
29.4、程序計數(shù)器用來存放指令地址,其位數(shù)和以下()相同
A.指令寄存器IR
B.主存數(shù)據(jù)寄存器MDR
C.程序狀態(tài)寄存器PSW
D.主存地址寄存器MAR
30.在指令“MOV AX,0”執(zhí)行后,CPU狀態(tài)標志位IF的值()
A.為0
B.為l
C.不確定
D.不變
二、判斷題 (共 20 道試題,共 40 分)
31.系統(tǒng)的主存由RAM 和ROM 組成
32.半導體RAM 信息可讀可寫,且斷電后仍能保持記憶
33.快表采用快速存儲器器件組成,按照查找內(nèi)容訪問,因此比慢表查找速度快
34.乘法指令的執(zhí)行子周期和加法指令的執(zhí)行子周期一樣長
35.ROM 和RAM 的訪問方式相同,都采用隨機訪問方式進行
36.8253 的每個計數(shù)器只能按二進制計數(shù)。
37.RAM 是可讀可寫存儲器,ROM 是只讀存儲器
38.8253的計數(shù)器是對機器的CLK脈沖計數(shù)。
39.8086響應(yīng)INTR請求需要執(zhí)行兩個總線響應(yīng)周期()。
40.虛存對應(yīng)用程序員、系統(tǒng)程序員都透明
41.中斷服務(wù)程序可放在用戶可用的內(nèi)存的任何區(qū)域。
42.8088 的數(shù)據(jù)可以存放在幾個不連續(xù)的段中。
43.A、尋址方式是指令如何給出操作數(shù)或操作數(shù)地址
44.字長越長,計算機處理數(shù)據(jù)的速度越快;
45.所有指令都有操作碼和地址碼
46.RISC 普遍采用微程序控制器
47.RISC 的指令數(shù)、尋址方式和指令格式種類相比CISC 少
48.B、所有指令的尋址方式都相同
49.立即數(shù)是不允許被用作目的操作數(shù)的。
50.只有定點數(shù)運算才有可能溢出,浮點數(shù)運算不會產(chǎn)生溢出
奧鵬,國開,廣開,電大在線,各省平臺,新疆一體化等平臺學習
詳情請咨詢QQ : 3230981406或微信:aopopenfd777