西交《數(shù)字邏輯電路》在線作業(yè)-00001
試卷總分:100 得分:100
一、單選題 (共 30 道試題,共 60 分)
1.八進(jìn)制(273)8中,它的第三位數(shù)2 的位權(quán)為_(kāi)____。
A.(128)10
B.(64)10
C.(256)10
D.(8)10
2.一個(gè)具有n根地址輸入線和k條輸出線的ROM存儲(chǔ)容量是( )
A.n*k
B.n*n*k
C.2的n次方乘以k
D.n乘以2的k次方
3.對(duì)于8線—3線優(yōu)先編碼器,下面說(shuō)法正確的是( )
A.有3根輸入線,8根輸出線
B.有8根輸入線,3根輸出線
C.有8根輸入線,8根輸出線
D.有3根輸入線,3根輸出線
4.數(shù)字電路中的三極管工作在( )。
A.飽和區(qū)
B.截止區(qū)
C.飽和區(qū)或截止區(qū)
D.放大區(qū)
5.{圖}
A.A
B.B
C.C
D.D
6.使觸發(fā)器呈計(jì)數(shù)狀態(tài)的控制函數(shù)是 。
A.J = K = 1
B.D = Q
C./S = Q,/R = Q
D.T = 0
7.組合邏輯電路( )。
A.具有記憶功能
B.沒(méi)有記憶功能
C.有時(shí)有記憶功能,有時(shí)沒(méi)有
D.其他都不對(duì)
8.時(shí)序電路某一時(shí)刻的輸出狀態(tài),與該時(shí)刻之前的輸入信號(hào)( )
A.有關(guān)
B.無(wú)關(guān)
C.有時(shí)有關(guān),有時(shí)無(wú)關(guān)
D.其他都不對(duì)
9.將十進(jìn)制小數(shù)轉(zhuǎn)換為二進(jìn)制數(shù)一般采用( )
A.乘2取余法
B.乘2取整法
C.乘10取余法
D.乘10取整法
10.555定時(shí)器不能組成( )
A.多諧振蕩器
B.單穩(wěn)態(tài)觸發(fā)器
C.施密特觸發(fā)器
D.JK觸發(fā)器
11.下列邏輯式中,正確的是( )
A.A+A=A
B.A+A=0
C.A+A=1
D.A·A=1
12.下面哪項(xiàng)不是三態(tài)門的主要用途( )。
A.構(gòu)成數(shù)據(jù)總線
B.用作多路開(kāi)關(guān)
C.輸出端并聯(lián)輸出
D.用于雙向傳輸
13.{圖}
A.A
B.B
C.C
D.D
14.欲使JK觸發(fā)器按Qn+1=/Qn 工作,可使JK觸發(fā)器的輸入端( )
A.J=K=0
B.J=Q,K=/Q
C.J=/Q ,K=Q
D.J=Q,K=0
15.下邏輯圖的邏輯表達(dá)式為_(kāi)_______。
{圖}
A.A
B.B
C.C
D.D
16.組合邏輯電路的輸出取決于( )。
A.輸入信號(hào)的現(xiàn)態(tài)
B.輸出信號(hào)的現(xiàn)態(tài)
C.輸出信號(hào)的次態(tài)
D.輸入信號(hào)的現(xiàn)態(tài)和輸出信號(hào)的現(xiàn)態(tài)
17.N個(gè)觸發(fā)器可以構(gòu)成能寄存( )位二進(jìn)制數(shù)碼的寄存器。
A.N-1
B.N
C.N+1
D.2N
18.以下表達(dá)式中符合邏輯運(yùn)算法則的是( ).
A.C·C=C2
B.1+1=10
C.0<1
D.A+1=1
19.存儲(chǔ)8位二進(jìn)制信息要____個(gè)觸發(fā)器。
A.2
B.3
C.4
D.8
20.用二進(jìn)制異步計(jì)數(shù)器從0做加法,計(jì)到十進(jìn)制數(shù)178,則最少需要( )個(gè)觸發(fā)器。
A.2
B.6
C.7
D.8
E.10
21.4LS169為一個(gè)同步四位二進(jìn)制可逆計(jì)數(shù)器,有下列 說(shuō)法成立。
A.置輸入信號(hào)UP/DN = 0,則為加1計(jì)數(shù);
B.置輸入信號(hào)UP/DN = 0,則為減1計(jì)數(shù);
C.Rco僅為進(jìn)位信號(hào);
D.計(jì)數(shù)器不能用跳躍的方法實(shí)現(xiàn)任意模數(shù)的計(jì)數(shù)。
22.對(duì)于JK觸發(fā)器,輸入J=0、K=1,CP脈沖作用后,觸發(fā)器的Qn+1應(yīng)為( )
A.0
B.1
C.可能是0,也可能是1
D.與Qn有關(guān)
23.全加器的邏輯功能是( )。
A.兩個(gè)同位的二進(jìn)制數(shù)相加
B.兩個(gè)二進(jìn)制數(shù)相加
C.兩個(gè)同位的二進(jìn)制數(shù)及來(lái)自低位的進(jìn)位三者相加
D.不帶進(jìn)位的兩個(gè)
24.全部的最小項(xiàng)之和恒為( )。
A.0
B.1
C.0或1
D.非0非1
25.組合邏輯電路在電路結(jié)構(gòu)上的特點(diǎn)下列不正確的是____。
A.在結(jié)構(gòu)上只能由各種門電路組成
B.電路中不包含記憶(存儲(chǔ))元件
C.有輸入到輸出的通路
D.有輸出到輸入的反饋回路
26.具有“置0” “置1” “保持” “翻轉(zhuǎn)”功能的觸發(fā)器叫( )
A.JK觸發(fā)器
B.基本RS觸發(fā)器
C.同步D觸發(fā)器
D.同步RS觸發(fā)器
27.對(duì)于兩個(gè)4位二進(jìn)制數(shù)A(A3A2A1A0)、B(B3B2B1B0),下面說(shuō)法正確的是( )。
A.如果A3>B3,則A>B
B.如果A3<B3,則A>B
C.如果A0>B0,則A>B
D.如果A0<B0,則A>B
28.同步時(shí)序邏輯電路和異步時(shí)序邏輯電路比較,其差異在于后者( )。
A.沒(méi)有觸發(fā)器
B.沒(méi)有統(tǒng)一的時(shí)鐘脈沖控制
C.沒(méi)有穩(wěn)定狀態(tài)
D.輸出只與內(nèi)部狀態(tài)有關(guān)
29.{圖}
A.11111101
B.10111111
C.11110111
D.11111111
30.為避免一次翻轉(zhuǎn)現(xiàn)象,應(yīng)采用( )觸發(fā)器。
A.高電平
B.低電平
C.主從
D.邊沿
二、判斷題 (共 20 道試題,共 40 分)
31.普通的邏輯門電路的輸出端不可以并聯(lián)在一起,否則可能會(huì)損壞器件。( )
32.異或函數(shù)與同或函數(shù)在邏輯上互為反函數(shù)。( )
33.對(duì)任意一個(gè)最小項(xiàng),只有一組變量取值使得它的值為1.( )
34.{圖}
35.在邏輯函數(shù)表達(dá)式中,如果一個(gè)乘積項(xiàng)包含的輸入變量最少,那么該乘積項(xiàng)叫做最小項(xiàng)。( )
36.若兩個(gè)函數(shù)具有不同的真值表,則兩個(gè)邏輯函數(shù)必然不相等。( )
37.二進(jìn)制只可以用來(lái)表示數(shù)字,不可以用來(lái)表示文字和符號(hào)等。
38.時(shí)序電路不含有記憶功能的器件。( )
39.十進(jìn)制數(shù)(9)10比十六進(jìn)制數(shù)(9)16小。( )
40.時(shí)序電路的邏輯功能可用邏輯圖、邏輯表達(dá)式、狀態(tài)表、卡諾圖、狀態(tài)圖和時(shí)序圖等方法來(lái)描述,它們?cè)诒举|(zhì)上是相通的,可以互相轉(zhuǎn)換。( )
41.任意的兩個(gè)最小項(xiàng)之積恒為0。( )
42.D觸發(fā)器的特性方程為Qn+1=D,與Qn無(wú)關(guān),所以它沒(méi)有記憶功能。( )
43.邏輯函數(shù)的卡諾圖中,相鄰最小項(xiàng)可以合并。( )
44.由n個(gè)觸發(fā)器構(gòu)成的計(jì)數(shù)器,其計(jì)數(shù)模值的范圍是m(2≤m≤2n)。
45.在時(shí)間和幅度上都斷續(xù)變化的信號(hào)是數(shù)字信號(hào),語(yǔ)音信號(hào)不是數(shù)字信號(hào)( )
46.2421碼是一種用二進(jìn)制數(shù)表示十進(jìn)制數(shù)的代碼,且為有權(quán)碼。
47.當(dāng)傳送十進(jìn)制數(shù)5時(shí),在8421奇校驗(yàn)碼的校驗(yàn)位上值應(yīng)為1。()
48.觸發(fā)器有兩個(gè)穩(wěn)定狀態(tài),一個(gè)是現(xiàn)態(tài),一個(gè)是次態(tài)。( )
49.十六路數(shù)據(jù)選擇器的地址輸入端有四個(gè)。( )
50.在變量A、B取值相異時(shí),其邏輯函數(shù)值為1,相同時(shí)為0,稱為異或運(yùn)算。 ( )