可做奧鵬院校所有作業(yè),畢業(yè)論文,咨詢請(qǐng)?zhí)砑観Q:3230981406 微信:aopopenfd777
西交《數(shù)字電子技術(shù)》在線作業(yè)
試卷總分:100 得分:100
一、單選題 (共 30 道試題,共 60 分)
1.(275)o=_( )D,_______。
A.275
B.629
C.2750
D.2200
2.{圖}
A.變?yōu)?
B.保持1不變
C.保持0不變
D.無(wú)法確定
3.{圖}
A.A
B.B
C.C
D.D
4.數(shù)字信號(hào)是( )。
A.時(shí)間和幅值上連續(xù)變化的信號(hào)
B.時(shí)間和幅值上離散的信號(hào)
C.時(shí)間上連續(xù)、幅值上離散變化的信號(hào)
D.時(shí)間上離散、幅值上連續(xù)變化的信號(hào)
5.十進(jìn)制數(shù)24轉(zhuǎn)換為二進(jìn)制數(shù),結(jié)果為_(kāi)____。
A.10100
B.10010
C.01100
D.11000
6.已知F=(ABC+CD)',選出下列可以肯定使F=0的取值( )。
A.ABC=011
B.BC=11
C.CD=10
D.BCD=111
7.數(shù)字信號(hào)是_______。
A.時(shí)間和幅值上連續(xù)變化的信號(hào)
B.時(shí)間和幅值上離散的信號(hào)
C.時(shí)間上連續(xù)、幅值上離散變化的信號(hào)
D.時(shí)間上離散、幅值上連續(xù)變化的信號(hào)
8.數(shù)字系統(tǒng)中,能實(shí)現(xiàn)精確定時(shí)的電路是( )。
A.施密特觸發(fā)器
B.單穩(wěn)態(tài)觸發(fā)器
C.多諧振蕩器
D.集成定時(shí)器
9.TTL電路中,( )能實(shí)現(xiàn)“線與”邏輯。
A.異或門
B.OC門
C.TS門
D.與或非門
10.{圖}
A.A
B.B
C.C
D.D
11.TTL與非門低電平輸出電流IOL 的參數(shù)規(guī)范值是( )。
A.20μA
B.40μA
C.1.6mA
D.16mA
12.標(biāo)準(zhǔn)TTL門關(guān)門電平之值為( )。
A.0.3V
B.0.5V
C.0.8V
D.1.2V
13.維持阻塞型D觸發(fā)器的狀態(tài)由CP ( )時(shí)D的狀態(tài)決定。
A.上升沿
B.下降沿
C.高電平
D.低電平
14.若停電數(shù)分鐘后恢復(fù)供電,( )中的信息能夠保持不變。
A.RAM
B.COMP
C.ROM
D.MUX
15.二極管與門的兩輸入信號(hào)AB=( )時(shí),輸出為高電平。
A.00
B.01
C.10
D.11
16.程序控制中,常用( )電路作定時(shí)器。
A.計(jì)數(shù)器
B.比較器
C.譯碼器
D.編碼器
17.用1M×4的DRAM芯片通過(guò) 擴(kuò)展可以獲得4M×8的存儲(chǔ)器
A.位
B.字
C.復(fù)合
D.位或字
18.把模擬量轉(zhuǎn)換成為相應(yīng)數(shù)字量的轉(zhuǎn)換器件稱為( )
A.數(shù)-模轉(zhuǎn)換器
B.DAC
C.D/A轉(zhuǎn)換器
D.ADC
19.在函數(shù)F=AB+CD的真值表中,F(xiàn)=1的狀態(tài)共有多少個(gè)?( )。
A.2
B.4
C.7
D.16
20.欲把并行數(shù)據(jù)轉(zhuǎn)換成串行數(shù)據(jù),可用( )。
A.計(jì)數(shù)器
B.分頻器
C.移位寄存器
D.脈沖發(fā)生器
21.電可擦除的PROM器件是( )。
A.EPROM
B.E2PROM
C.PLA
D.PAL
22.在環(huán)形振蕩器中,為了降低振蕩頻率,通常在環(huán)形通道中串入( )。
A.更多非門
B.電感L
C.RC環(huán)節(jié)
D.大容量電容
23.兩個(gè)開(kāi)關(guān)控制一盞燈,用A和B為1表示相應(yīng)開(kāi)關(guān)為閉合狀態(tài),如果只有兩個(gè)開(kāi)關(guān)都閉合時(shí)燈才亮,則該電路的邏輯關(guān)系為( )
A.同或
B.或非
C.異或
D.與
24.如要將一個(gè)最大幅度為9.99V的模擬信號(hào)轉(zhuǎn)換為數(shù)字信號(hào),要求ADC的分辨率小于10mV,最少應(yīng)選用( )位ADC
A.6
B.8
C.10
D.12
25.{圖}
A.A
B.B
C.C
D.D
26.組合電路設(shè)計(jì)的結(jié)果一般是要得到
A.邏輯電路圖
B.電路的邏輯功能
C.電路的真值表
D.邏輯函數(shù)式
27.把模擬量轉(zhuǎn)換成為相應(yīng)數(shù)字量的轉(zhuǎn)換器件稱為( )
A.ADC
B.DAC
C.D/A轉(zhuǎn)換器
D.計(jì)數(shù)器
28.若雙積分A/D轉(zhuǎn)換器第一次積分時(shí)間T1取20mS的整倍數(shù),它便具有( )的優(yōu)點(diǎn)
A.較高轉(zhuǎn)換精度
B.較快的轉(zhuǎn)換速度
C.極強(qiáng)抗50Hz干擾
D.較高分辨率
29.用原碼輸出的譯碼器實(shí)現(xiàn)多輸出邏輯函數(shù),需要增加若干個(gè)( )。
A.非門
B.與非門
C.或門
D.或非門
30.FPGA比較適合用在以( )的數(shù)字系統(tǒng)。
A.復(fù)雜
B.控制為主
C.時(shí)序?yàn)橹?/p>
D.較簡(jiǎn)單
二、判斷題 (共 20 道試題,共 40 分)
31.D/A轉(zhuǎn)換器的位數(shù)越多,能夠分辨的最小輸出電壓變化量就越小。
32.時(shí)序電路不含有記憶功能的器件。
33.利用反饋歸零法獲得N進(jìn)制計(jì)數(shù)器時(shí),若為異步置零方式,則狀態(tài)SN只是短暫的過(guò)渡狀態(tài),不能穩(wěn)定而是立刻變?yōu)?狀態(tài)。
34.譯碼器哪個(gè)輸出信號(hào)有效取決于譯碼器的地址輸入信號(hào)
35.三態(tài)門輸出為高阻時(shí),其輸出線上電壓為高電平
36.在同步時(shí)序電路的設(shè)計(jì)中,若最簡(jiǎn)狀態(tài)表中的狀態(tài)數(shù)為2N,而又是用N級(jí)觸發(fā)器來(lái)實(shí)現(xiàn)其電路,則不需檢查電路的自啟動(dòng)性。( )
37.編碼與譯碼是互逆的過(guò)程。( )
38.所有的觸發(fā)器都存在空翻現(xiàn)象。
39.TTL與非門與CMOS與非門的邏輯功能不一樣
40.前進(jìn)位加法器比串行進(jìn)位加法器速度慢。
41.格雷碼具有任何相鄰碼只有一位碼元不同的特性。( )
42.三態(tài)門輸出為高阻時(shí),其輸出線上電壓為高電平。
43.三態(tài)門的三種狀態(tài)分別為:高電平、低電平、不高不低的電壓。( )
44.一個(gè)RAM有0根地址線,有4根數(shù)據(jù)線,存儲(chǔ)容量是4K×4。
45.前進(jìn)位加法器比串行進(jìn)位加法器速度慢
46.A/D轉(zhuǎn)換器是將數(shù)字量轉(zhuǎn)換成模擬量。
47.五進(jìn)制計(jì)數(shù)器的有效狀態(tài)為五個(gè)。
48.在時(shí)間和幅度上都斷續(xù)變化的信號(hào)是數(shù)字信號(hào),語(yǔ)音信號(hào)不是數(shù)字信號(hào)。
49.模擬量送入數(shù)字電路前,須經(jīng)A/D轉(zhuǎn)換
50.當(dāng)輸入9個(gè)信號(hào)時(shí),需要3位的二進(jìn)制代碼輸出。